กรุณาใช้ตัวระบุนี้เพื่ออ้างอิงหรือเชื่อมต่อรายการนี้: http://kb.psu.ac.th/psukb/handle/2016/17766
ชื่อเรื่อง: กระบวนการเพิ่มประสิทธิภาพวงจรดิจิทัลด้วยเทคนิคการสังเคราะห์ที่ระดับสูงสำหรับการปรับปรุงระบบตรวจจับเลนถนน
ชื่อเรื่องอื่นๆ: Digital Circuit Optimization Process Using High Level Synthesis for Road Lane Detection Improvement
ผู้แต่ง/ผู้ร่วมงาน: ณัฎฐา จินดาเพ็ชร์
ปนัดดา โสฬส
Faculty of Engineering Electrical Engineering
คณะวิศวกรรมศาสตร์ ภาควิชาวิศวกรรมไฟฟ้า
คำสำคัญ: ภาพดิจิทัล;การวิเคราะห์ข้อมูลภาพ
วันที่เผยแพร่: 2020
สำนักพิมพ์: มหาวิทยาลัยสงขลานครินทร์
บทคัดย่อ: In this work, road lane detection is proposed to reciprocate the requirements of Lane Keeping Assistant System (LKAS) and Lane Departure Warning System (LDWS), which are the position of lane line on image and the tolerance to the unexpected road lane, especially curve lane. The angle calculation is proposed to realize the curve's direction. The speed and memory usage of an algorithm are improved as well by adding the High Level Synthesis (HLS) optimization techniques. Array sizing, loop unrolling, loop pipelining, array partitioning and HLS interface management are respectively applied according to the limitation of resources and the speed of operation time using HLS development on Xilinx Zynq-7000 family (Zybo z7-10). From the experimental results, the proposed method reaches 6.66 times faster than the original at clock frequency 100 MHz.
Abstract(Thai): ในงานวิจัยนี้มีวัตถุประสงค์เพื่อพัฒนาการออกแบบระบบตรวจจับเลนถนนซึ่ง เป็นส่วนหนึ่งของ ระบบช่วยรักษาเลน (Lane Keeping Assistant System: LKAS) และระบบเตือนออกนอกเล่น (Lane Departure Warning System: LDWS) โดยตัวแปรสำคัญของระบบนี้คือตำแหน่งของเลนถนนจริงบนภาพที่หาได้ในกรณีที่สภาพแวดล้อมเปลี่ยนไป โดยเฉพาะอย่างยิ่งกรณีเลนถนนทางโค้งซึ่งในงานวิจัยนี้ได้ปรับใช้การคำนวณมุมที่ได้จากเลนบนถนนเพื่อแยกถนนที่มีลักษณะเป็นทางโค้งซ้ายและขวาทำให้เพิ่มความแม่นยำในการตรวจจับเลนถนนจริงและยังสามารถใช้เป็นตัวแปรสำหรับการควบคุมในระบบ LKAS และ LDWS ต่อไป นอกจากออกแบบระบบตรวจจับเลนถนนแล้วในงานวิจัยนี้ได้ทำการพัฒนาความเร็วและจัดการทรัพยากรที่ใช้ของ อัลกอริทึมโดยการนำเสนอกระบวนการเพิ่มประสิทธิภาพวงจรดิจิทัลด้วยเทคนิคการสังเคราะห์ที่ระดับสูง (High Level Synthesis: HLS) โดยมีขั้นตอนตามลำดับดังนี้ การปรับขนาดอาร์เรย์ (array sizing), การคลี่ลูป (loop unrolling) การทำไปปีไลน์ลูป (loop pipelining) การแบ่งอาร์เรย์ (array partitioning) และการจัดการอินเทอร์เฟส HLS (HLS interface) ภายใต้ข้อจำกัดของทรัพยากรที่มี บนอุปกรณ์และความเร็วที่ใช้ในการประมวลผลบนชิพเอฟพีจีเอตระกูล Xilinx Zyq-7000 (2ybo 27-10) จากการทดลองพบว่าวิธีการที่นำเสนอในงานวิจัยนี้สามารถเพิ่มความเร็วที่ใช้ในการประมวลผลจากเดิมขึ้น 6.66 เท่า ที่ความถี่ของนาฬิกา 100 MHz
รายละเอียด: วิทยานิพนธ์ (วศ.ม. (วิศวกรรมไฟฟ้า))--มหาวิทยาลัยสงขลานครินทร์, 2563
URI: http://kb.psu.ac.th/psukb/handle/2016/17766
ปรากฏในกลุ่มข้อมูล:210 Thesis

แฟ้มในรายการข้อมูลนี้:
แฟ้ม รายละเอียด ขนาดรูปแบบ 
446623.pdf12.34 MBAdobe PDFดู/เปิด


รายการนี้ได้รับอนุญาตภายใต้ Creative Commons License Creative Commons