กรุณาใช้ตัวระบุนี้เพื่ออ้างอิงหรือเชื่อมต่อรายการนี้: http://kb.psu.ac.th/psukb/handle/2016/10494
ระเบียนเมทาดาทาแบบเต็ม
ฟิลด์ DC ค่าภาษา
dc.contributor.advisorวรรณรัช สันติอมรทัต-
dc.contributor.authorฮาดีย์ หมัดอาด้ำ-
dc.date.accessioned2016-12-06T03:42:27Z-
dc.date.available2016-12-06T03:42:27Z-
dc.date.issued2558-
dc.identifier.urihttp://kb.psu.ac.th/psukb/handle/2016/10494-
dc.descriptionวิทยานิพนธ์ (วศ.ม. (วิศวกรรมคอมพิวเตอร์))--มหาวิทยาลัยสงขลานครินทร์, 2558th_TH
dc.language.isothth_TH
dc.publisherมหาวิทยาลัยสงขลานครินทร์th_TH
dc.subjectวงจรลอจิกth_TH
dc.subjectระบบสื่อสารไร้สายth_TH
dc.titleขั้นตอนการทำ Partial reconfigurable วงจรฮาร์ดแวร์บนเอฟพีจีเอth_TH
dc.title.alternativeThe proposed process of partial reconfigurable circuit design based on FPGAth_TH
dc.typeThesisth_TH
dc.contributor.departmentFaculty of Engineering Computer Engineering-
dc.contributor.departmentคณะวิศวกรรมศาสตร์ ภาควิชาวิศวกรรมคอมพิวเตอร์-
ปรากฏในกลุ่มข้อมูล:241 Thesis

แฟ้มในรายการข้อมูลนี้:
แฟ้ม รายละเอียด ขนาดรูปแบบ 
404642.pdf4.92 MBAdobe PDFดู/เปิด


รายการทั้งหมดในระบบคิดีได้รับการคุ้มครองลิขสิทธิ์ มีการสงวนสิทธิ์เว้นแต่ที่ระบุไว้เป็นอื่น